BAB V
MULTIPLEXER DAN DEMULTIPLEXER
Multiplexer dapat didefinisikan sebagai suatu rangkaian logika yang dapat
menerima beberapa saluran data input yang terdiri dari 1 bit/lebih secara
paralel dan pada outputnya hanya dilewatkan salah satu saluran data yang
terpilih. Saluran data input yang terpilih dikontrol oleh beberapa saluran
control yang sering disebut sebagai saluran pemilih (input select). Jumlah
saluran control berkaitan erat dengan jumlah saluran data input yang akan
dikontrol. Multiplekser sering juga disebut dengan selector data. Diagram sebuah
multiplekser secara umum :
contoh multiplekser 8 kanal 1 bit :
Contoh soal :
1.
Rancanglah sebuah MUX 2 kanal 1
bit.
Jawab :
Tabel kebenaran MUX 2 kanal 1 bit
Selector (S)
|
Output (Y)
|
0
|
S’A
|
1
|
SB
|
Rangkaian dalam MUX 2 kanal 1 bit
2.
Rancanglah MUX 8 kanal 1 bit.
Jawab :
Tabel kebenaran MUX 8 kanal 1 bit
S2
|
S1
|
S0
|
Output (Y)
|
0
|
0
|
0
|
I0
|
0
|
0
|
1
|
I1
|
0
|
1
|
0
|
I2
|
0
|
1
|
1
|
I3
|
1
|
0
|
0
|
I4
|
1
|
0
|
1
|
I5
|
1
|
1
|
0
|
I6
|
1
|
1
|
1
|
I7
|
Rangkaian dalam MUX 8 kanal 1 bit
No comments:
Post a Comment